## **Digital Design Practical Exercise 3:**

## **Sequential Logic Modeling**

#### Yêu cầu báo cáo:

Trong báo cáo nên có các phần sau:

- Source code VHDL của các phần thực hành (những phần phải viết code)
- Kết quả chạy mô phỏng, giải thích kết quả (dưới dạng dễ hiểu và dễ thấy)
- Trả lời các câu hỏi trong phần hướng dẫn
- Liên kết đến các phần lý thuyết đã học và những kiến thức mà các bạn thấy

### Chuẩn bị

Tạo thư mục lab3 trong ổ C.

Chuyển thư mục làm việc trong modelsim đến thư mục này bằng cách dùng lệnh:

cd C:/lab3

### Phần 1: Các loại flip-flop

Cho mạch điện như trong Hình 1. Hình 2 thể hiện quan hệ giữa input và output của mạch điện này với các đầu ra Qa, Qb, Qc.



Hình 1. Mạch điện của ba phần tử bộ nhớ khác nhau.



Hình 2. Lược đồ thời gian của mạch điện trong Hình 1.

- 1. Hoàn thành kịch bản kiểm tra của các flip-flop ở Hình 1 trong tập tin flipflops\_tb.vhd bằng cách tạo ra dạng sóng của tín hiệu *d* và tín hiệu *clk*; biên dịch và chạy mô phỏng thiết kế.
- 2. Nhận xét về sự khác nhau trong tín hiệu đầu ra theo quan hệ với tín hiệu đầu vào và tín hiệu xung nhịp đồng hồ clk. Các phần tử trong mạch điện ở Hình 1 thuộc loại nào? Gọi tên các mạch điện đó.
- 3. Đọc code của tập tin flipflops.vhd từ đó trả lời các câu hỏi sau:
  - a. Danh sách nhậy cảm (sensitivity list) là gì?
  - b. Khi nào thì một process được chạy trong ngôn ngữ VHDL. Nêu ứng dụng của process trong VHDL để miêu tả các mạch điện tổ hợp và các mạch tuần tự.

## Phần 2: Mô hình hóa và mô phỏng bộ đếm

Trong Hình 3 là các đầu vào và đầu ra của một bộ đếm bao gồm các tín hiệu:

| STT | Tên tín hiệu | Chế độ | Độ rộng bit | Miêu tả                                                         |  |
|-----|--------------|--------|-------------|-----------------------------------------------------------------|--|
| 1   | Clk          | In     | 1           | Tín hiệu xung nhịp đồng hồ của bộ đếm. Đầu ra của bộ            |  |
|     |              |        |             | đếm thay đổi ở sườn lên của tín hiệu clk.                       |  |
| 2   | Rst_n        | In     | 1           | Tín hiệu reset.                                                 |  |
|     |              |        |             | <ul> <li>Khi rst_n = '0' bộ đếm ở chế độ reset.</li> </ul>      |  |
|     |              |        |             | <ul> <li>Khi rst_n = '1', bộ đếm ở chế độ hoạt động.</li> </ul> |  |
| 3   | Set          | In     | 1           | - Khi set = '1', giá trị đầu ra của bộ đếm bằng                 |  |
|     |              |        |             | data_in.                                                        |  |
|     |              |        |             | <ul> <li>Khi set = '0', các chế độ hoạt động khác.</li> </ul>   |  |
| 4   | Data_in      | In     | 8           | Giá trị được nạp vào các thanh ghi của bộ đếm khi set =         |  |
|     |              |        |             | <b>'1'</b>                                                      |  |
| 5   | Enable       | In     | 1           | Tín hiệu cho phép đếm                                           |  |
|     |              |        |             | <ul> <li>Khi enable = '1' giá trị của các thanh ghi</li> </ul>  |  |
|     |              |        |             | tăng 1 đơn vị sau mỗi sườn lên của tín hiệu                     |  |
|     |              |        |             | clk.                                                            |  |

|   |           |     |   | <ul> <li>Khi enable = '0' và các tín hiệu khác ở chế<br/>độ không kích hoạt, các thanh ghi giữ nguyên<br/>giá trị.</li> </ul> |
|---|-----------|-----|---|-------------------------------------------------------------------------------------------------------------------------------|
| 6 | Count_out | Out | 8 | Giá trị đầu ra của bộ đếm                                                                                                     |



Hình 3. Các chân vào ra của bô đếm 8 bit.

Trong phần này, chúng ta sẽ mô hình hóa một bộ đếm tiến sử dụng ngôn ngữ VHDL thực hiện các chức năng như đã được miêu tả trong phần trên. Gọi ý:

Có thể dùng các phép cộng bằng cách dùng kiểu dữ liệu unsigned trong package numeric\_std của thư viện IEEE.

- Mô hình hóa hành vi của bộ đếm được miêu tả ở trên dùng ngôn ngữ vhdl. Tạo kịch bản kiểm tra cho bộ đếm này, chạy mô phỏng và kiểm tra lại kết quả mô phỏng. Gọi ý: có thể dùng lệnh force hoặc viết testbench.
- 2. Các tín hiệu điều khiển rst\_n, set trong thiết kế của các bạn là tín hiệu điều khiển đồng bộ (synchronous) hay là bất đồng bộ (asynchronous). Viết miêu tả của các tín hiệu này theo cách khác (đồng bộ hoặc bất đồng bộ).
- 3. **Bonus**: thay đổi thiết kế thực hiện trong mục 1 để cho phép đếm tiến và đếm lùi.

# Phần 3: Ứng dụng bộ đếm và thanh ghi dịch

Trong phần này, chúng ta sẽ thiết kế một bộ bộ chuyển đổi dữ liệu từ dạng tuần tự sang dạng song song (serial to parallel converter). Bộ chuyển đổi dữ liệu từ tuần tự sang song song nhận đầu vào là 1 bit dữ liệu và sẽ đưa ra đầu ra 16-bit dữ liệu mỗi khi nhận đủ 16 giá trị đầu vào. Các tín hiệu vào ra của bộ chuyển đổi tuần tự sang song song được miêu tả như sau:

| STT | Tên tín hiệu | Chế độ | Độ rộng (bit) | Miêu tả                                                                                                                                                        |
|-----|--------------|--------|---------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1   | Clk          | In     | 1             | Tín hiệu xung nhịp của cả hệ thống                                                                                                                             |
| 2   | Rst_n        | In     | 1             | Tín hiệu reset.                                                                                                                                                |
|     |              |        |               | <ul> <li>Khi rst_n = '0', mạch điện ở chế độ reset, các thanh ghi được nạp giá trị mặc định.</li> <li>Khi rst_n = '1', mạch điện ở chế độ hoạt động</li> </ul> |

| 3 | Serial_in    | In  | 1      | Tín hiệu đầu vào                                    |
|---|--------------|-----|--------|-----------------------------------------------------|
| 4 | Valid_in     | In  | 1      | Tín hiệu thông báo tín hiện đầu vào                 |
|   |              |     |        | serial_in có chứa dữ liệu.                          |
|   |              |     |        | <ul> <li>Nếu valid_in = '1' có dữ liệu</li> </ul>   |
|   |              |     |        | đầu vào (dữ liệu của tín hiệu                       |
|   |              |     |        | serial_in cần được lưu vào                          |
|   |              |     |        | thanh ghi).                                         |
|   |              |     |        | <ul> <li>Nếu valid_in = '0', không có dữ</li> </ul> |
|   |              |     |        | liệu đầu vào (không lưu giá trị                     |
|   |              |     |        | của serial_in vào thanh ghi).                       |
| 5 | Parallel_out | Out | 16-bit | 16 bit đầu ra song song                             |
| 6 | Valid_out    | Out | 1      | Tín hiệu thông báo tín hiệu đầu ra có chứa          |
|   |              |     |        | dữ liệu.                                            |
|   |              |     |        | <ul> <li>valid_out = '1' môi khi có 16-</li> </ul>  |
|   |              |     |        | bit dữ liệu đầu ra.                                 |
|   |              |     |        | <ul> <li>valid_out = '0', không có dữ</li> </ul>    |
|   |              |     |        | liệu đầu ra.                                        |



Hình 4. Các chân vào ra của bộ chuyển đổi tuần tự sang song 16 bit.

- 1. Mô hình hóa hành vi của bộ chuyển đổi serial-to-parallel converter dùng ngôn ngữ VHDL. Viết kịch bản kiểm tra cho bộ chuyển đổi.
- 2. Tín hiệu *rst\_n* có vai trò gì trong thiết kế này.
- 3. **Bonus**: Thiết kế bộ chuyển tuần tự sang song cho n-bit tín hiệu đầu vào với n là 1 số nguyên dương có thể thay đổi tại thời điểm sử dụng thiết kế.

#### Gọi ý:

Sơ đồ khối của bộ chuyển đổi được trình bày trong Hình 5.



Hình 5. Sơ đồ khối của bộ chuyển đổi tuần tự sang song song.